异步低功耗RSA电路结构的设计和实现
张奇惠, 曹健, 曹喜信, 于敦山, 张兴† 北京大学软件与微电子学院, 北京 102600收稿日期:
2017-09-10修回日期:
2017-10-17出版日期:
2018-11-20Design and Implementation of an Asynchronous Low Power RSA Circuit Structure
ZHANG Qihui, CAO Jian, CAO Xixin, YU Dunshan, ZHANG Xing† School of Software and Microelectronics, Peking University, Beijing 102600Received:
2017-09-10Revised:
2017-10-17Published:
2018-11-20RichHTML
0可视化
0复制本文网址
1. 探讨2016版国际胰瘘研究小组定义和分级系统对胰腺术后患者胰瘘分级的影响.PDF(500KB)
-->
摘要/Abstract
摘要: 提出一种适用于智能卡和电子标签的异步低功耗RSA电路结构及其模乘电路结构, 使用GTECH的优化方法和BrzCallMux的实现策略, 基于TSMC 130 nm CMOS标准工艺进行ASIC实现。结果表明, 所提出的异步低功耗RSA的面积最低仅为其他RSA面积的4%, 一次加解密时间最低仅为其他RSA加解密时间的0.216%, 功耗最低仅为其他RSA功耗的16.99%。
中图分类号:
-->TN492
引用本文
张奇惠, 曹健, 曹喜信, 于敦山, 张兴. 异步低功耗RSA电路结构的设计和实现[J]. 北京大学学报自然科学版, 2018, 54(6): 1351-1354.
ZHANG Qihui, CAO Jian, CAO Xixin, YU Dunshan, ZHANG Xing. Design and Implementation of an Asynchronous Low Power RSA Circuit Structure[J]. Acta Scientiarum Naturalium Universitatis Pekinensis, 2018, 54(6): 1351-1354.
PDF全文下载地址:
http://xbna.pku.edu.cn/CN/article/downloadArticleFile.do?attachType=PDF&id=3293