基于多级放大结构的高速低功耗时间数字转换器设计
范传奇1, 贾嵩2,†, 王振宇1, 严伟1, 吴泽波1 1. 北京大学软件与微电子学院, 北京 1008712. 教育部微电子器件和电路重点实验室, 北京大学信息科学技术学院, 北京 100871
收稿日期:
2016-12-16修回日期:
2017-03-13出版日期:
2018-03-20Design of a High Speed Low Power Time-to-Digital Converter Based on Multi-stage Amplification Structure
FAN Chuanqi1, JIA Song2,†, WANG Zhenyu1, YAN Wei1, WU Zebo1 1. School of Software and Microelectronics, Peking University, Beijing 1008712. Key Laboratory of Microelectronics Devices and Circuits (MOE), School of Electronics Engineering and Computer Science, Peking University, Beijing 100871
Received:
2016-12-16Revised:
2017-03-13Published:
2018-03-20可视化
0复制本文网址
1. 探讨2016版国际胰瘘研究小组定义和分级系统对胰腺术后患者胰瘘分级的影响.PDF(500KB)
-->
摘要/Abstract
摘要: 提出一种多级放大时间数字转换器新型结构。该结构由粗测和细测组成, 粗测部分利用延时链得到小于一个延时单元的关键余量, 并设计了面积小、功耗低的关键余量选择逻辑。细测部分, 利用两倍时间放大器和过半判断器从高位到低位依次产生4位二进制码。在SMIC 65 nm工艺下仿真, 新型结构的分辨率为1.44 ps, 量程为736 ps, 转换速度可达470 MS/s, 在100 MHz频率下, 平均功耗仅为1.3 mW。对两倍时间放大器设计了校准电路, 提高了抵抗PVT的能力, 得到良好的积分非线性。
中图分类号:
-->TN453
引用本文
范传奇, 贾嵩, 王振宇, 严伟, 吴泽波. 基于多级放大结构的高速低功耗时间数字转换器设计[J]. 北京大学学报(自然科学版), 2018, 54(2): 299-306.
FAN Chuanqi, JIA Song, WANG Zhenyu, YAN Wei, WU Zebo. Design of a High Speed Low Power Time-to-Digital Converter Based on Multi-stage Amplification Structure[J]. Acta Scientiarum Naturalium Universitatis Pekinensis, 2018, 54(2): 299-306.
PDF全文下载地址:
http://xbna.pku.edu.cn/CN/article/downloadArticleFile.do?attachType=PDF&id=3186