一种高层次的支持模拟和数模混合信号电路与系统设计的语言Verilog-A/AMS
文献类型 | 期刊 |
作者 | 夏宇闻[1] |
机构 | [1]北京航空航天大学EDA实验室!100083 ↓ |
来源信息 | 年:1999卷:25期:8页码范围:4-5,52 |
期刊信息 | 电子技术应用ISSN:0258-7998 |
关键词 | Verilog Verilog-AMS 系统芯片 SOC HDL 硬件描述语言 OVI |
摘要 | Verilog HDL(硬件描述语言)是目前世界上使用最广泛的两种符合IEEE标准的硬件描述语言之一,加上最近刚公布有关模拟混合信号的Verilog-AMS标准,使Verilog HDL不仅在数字系统设计的仿真和综合领域,而且必将在模拟和数模混合信号系统设计的仿真和综合领域展现强大的发展潜力.本文是作者阅读了一些有关的网页后所做的笔记,简明地介绍了Verilog-AMS的来历和它的应用领域以及从什么地方可以获取有关的开发工具和手册. |
收录情况 | PKU |
链接地址 | http://d.g.wanfangdata.com.cn/Periodical_dzjsyy199908001.aspx |
DOI | 10.3969/j.issn.0258-7998.1999.08.001 |
全文
影响因子:
dc:title:一种高层次的支持模拟和数模混合信号电路与系统设计的语言Verilog-A/AMS
dc:creator:夏宇闻
dc:date: publishDate:1999-08-07
dc:type:期刊
dc:format: Media:电子技术应用
dc:identifier: LnterrelatedLiterature:电子技术应用.1999,25(8),4-5,52.
dc:identifier:DOI:10.3969/j.issn.0258-7998.1999.08.001
dc: identifier:ISBN:0258-7998