删除或更新信息,请邮件至freekaoyan#163.com(#换成@)

电子科技大学电子科学与工程学院导师教师师资介绍简介-阮爱武

本站小编 Free考研考试/2021-09-12

阮爱武 邮箱:ruanaiwu@uestc.edu.cn
电话:
系别:集成电路与系统系
职称:研究员
教师个人主页:http://faculty.uestc.edu.cn/ruanaiwu


教师简介
教育背景
1995.04 - 1998.09 西北工业大学,电子工程专业,博士学位
1992.09-1995.03 西北工业大学,电子工程专业,硕士学位
1985.07-1989.06 西北工业大学,电子工程专业,学士学位
工作履历
1999.06-2001.06 新加坡南洋理工大学电子电气学院微电子系,博士后
2001.06-2002.10 新加坡南洋理工大学无线定位中心,研究员
2002.10-2005.01 Singapore Technologies Engineering先进技术中心,高级工程师
2005.03 - 2012.12 电子科技大学微固学院微系统与芯片集成设计中心,副教授
2013.01 - 至今 电子科技大学微固学院微系统与芯片集成设计中心,教授
学术兼职
2006.01-至今 IEEE Member
详细信息见个人主页:http://staff.uestc.edu.cn/ruanaiwu/?page_id=2
科学研究
Journal Papers



1. Aiwu Ruan, et al, “A bitstream readback-based automatic functional test and diagnosis method for Xilinx FPGAs“, Microelectronics Reliability (Elsevier), Vol.54, Issue 8, pp.1627-1635, 2014.
2. Aiwu Ruan, et al, “Insight into a Generic Interconnect Resource Model for Xilinx Virtex and Spartan Series FPGAs“,IEEE Transactions on Circuits and Systems II, Vol.60, No.11, 2013.
3. Aiwu Ruan, et al, “A Built-In Self-Test (BIST) System with Non-Intrusive TPG and ORA for FPGA Test and Diagnosis”, Microelectronics Reliability (Elsevier), Vol.53,Issue 3, pp.488-498, March 2013.
4. A.W. Ruan,et al, “SOC HW/SW Co-Verification Based Debugging Technique”, The International Journal for Computation and Mathematics in Electrical and Electronic Engineering, Vol.32,No.2, pp.545-555, 2013.


5. A.W. Ruan, et al, “Graph Theory for FPGA Minimum Configurations”, Journal of Semiconductors (半导体学报), Vol.32, No.11, 2011.

6. 项传银,阮爱武, “基于故障映射的FPGA互连资源故障测试与定位”, 《仪器仪表学报》,Vol.32, No.9,2011.

7. A.W. Ruan, et al, “Performance Estimation for A EDA Tool Based HW/SW Co-Verification Environment”, The International Journal for Computation and Mathematics in Electrical and Electronic Engineering, Vol.29,No.2, 2010, pp.306-316.

8. K. Shen, A.W. Ruan and B. Hu, Design of A Control Circuit for A User Reconfigurable ROIC for IRFPA Applications”, The International Journal for Computation and Mathematics in Electrical and Electronic Engineering, Vol.29,No.2, 2010, pp.327-337.

Conference Papers


1. A.W. Ruan, et al, “Debugging Methodology for A Synthesizable Testbench FPGA Emulator”, The 13th IEEE International Symposium on Integrated Circuits (ISIC 2011), Singapore, Dec.2011.


2. Haocheng Huang, Aiwu Ruan, et al, “A New Event Driven Testbench Synthesis Engine for FPGA Emulation”, The 9th IEEE International Conference on ASIC, Oct. 2011.

3. X. Cheng, A.W. Ruan,et al, “A Run-Time RTL Debugging Methodology for FPGA-based Co-Simulation”, The 8th IEEE International Conference on Communications, Circuits and Systems (ICCCAS2010), July, 2010.
4. A.W. Ruan, et al, “An Automatic Test Approach for Field Programmable Gate Array (FPGA)”, The 12th IEEE International Symposium on Integrated Circuits (ISIC 2009), Singapore, Dec.2009.


5. A.W. Ruan, et al, “Automatic Configuration Generation for A SOC Co-Verification Technology Based FPGA Functional Test System”, The 8th IEEE International Conference on ASIC, Oct. 2009.

6. A.W. Ruan, et al, “An ALU-Based Universal Architecture for FIR Filters”, The 7th IEEE International Conference on Communications, Circuits and Systems (ICCCAS2009), July, 2009.

7. A.W. Ruan, et al, “Adjustable Gain CTIA Cell with Variable Integration Time for IRFPA Applications”, The 7th IEEE International Conference on Communications, Circuits and Systems (ICCCAS2009), July, 2009.

8. A.W. Ruan, et al, “A Self-Defined Communication Protocol of Transport Layer in Hierarchy Transaction – Level Architecture for SOC Verification”, The 7th IEEE International Conference on Communications, Circuits and Systems (ICCCAS2009), July, 2009.

9. A.W. Ruan, et al, “A Parasitic Effect – Free Test Scheme for Ferroelectric Random Access Memory (FRAM)”, IEEE Circuits and Systems International Conference on Testing and Diagnosis, April, 2009.

10. A.W. Ruan, et al, “A Stream-Mode Based HW/SW Co-Emulation System for SOC Test and Verification”, IEEE Circuits and Systems International Conference on Testing and Diagnosis, April, 2009.





主讲课程
研究方向
● FPGA、SOC等芯片的预诊断及健康监测(PHM)
● 面向大数据中心及云计算的芯片及系统设计
● FPGA的安全性研究包括硬件木马的植入、检测及防护
● 容错算法在FPGA中的应用
● 可重构计算在FPGA中的应用
● SOC软硬件协同设计、验证及调试
● 密码安全芯片的设计、验证、测试;高密度系统级芯片(system in package)的测试 (与深圳先进技术研究院合作)
http://sourcedb.cas.cn/sourcedb_siat_cas/yw/zjrc/201103/t**_**.html
● 射频电路设计(与中国科学院上海微系统与信息技术研究所合作)
http://sourcedb.sim.cas.cn/cn/expert/201004/t**_**.html


自加入电子科技大学以来,先后指导了56名硕士研究生,其中在读研究生10名,已毕业硕士研究生为46人(截止2013年)。研究生毕业后的去向主要集中在国际和国内知名的IC设计公司和研究所,如:NXP(恩智浦半导体)、 Marvell(迈威科技集团有限公司,现更名美满电子),VeriSilicon(芯原微电子上海有限公司),图芯(Vivante)、瑞晟微电子(苏州)、瑞芯微电子(福州)、华为、中兴、炬力、Emerson、O2 Micro、MPS和成都29所(四威集团下属研究所)、30所等,主要从事芯片研发的工作。
指导了多名“综合导师制”和“创新基金”的本科生,多人获得国外多所大学的全额奖学金,目前毕业的学生主要在硅谷的高科技公司如苹果、Intel、高通、博通等工作;另有多名学生保送在我这里继续深造,获保送至清华、北大、复旦和中科院微电子所攻读研究生。

相关话题/电子科学与工程学院 电子科技大学