删除或更新信息,请邮件至freekaoyan#163.com(#换成@)

高阶调制编码辅助相位同步设计与实现

本站小编 Free考研考试/2021-12-21

本文二维码信息
二维码(扫一下试试看!)
高阶调制编码辅助相位同步设计与实现
Design and Implementation of Code-Aided Carrier Phase Synchronization for High-Order Modulations
投稿时间:2018-06-02
DOI:10.15918/j.tbit1001-0645.2018.685
中文关键词:编码辅助相位同步高阶调制现场可编程门阵列
English Keywords:code-aidedcarrierphase recoveryhigh-order modulationfield programmal gata array(FPGA)
基金项目:
作者单位
史德生北京理工大学 信息与电子学院, 北京 100081
武楠北京理工大学 信息与电子学院, 北京 100081
王华北京理工大学 信息与电子学院, 北京 100081
梁涛北京理工大学 信息与电子学院, 北京 100081
匡镜明北京理工大学 信息与电子学院, 北京 100081
摘要点击次数:1390
全文下载次数:1789
中文摘要:
介绍了一种新型信道编码辅助最大似然载波相位同步算法,通过仿真分析了相位同步算法的估计精度以及对系统误码率的影响,提出了一种基于FPGA的嵌入式LDPC编码辅助载波相位同步算法结构,实现了LDPC译码器与相位同步器联合迭代,显著降低了算法的计算复杂度和处理延时.在Xilinx公司Kintex-7系列FPGA平台对上述算法进行了实现,给出了资源的使用情况.硬件测试结果表明,编码辅助相位同步算法的误码率曲线与理想同步下的结果非常接近.考虑到数据辅助相位同步插入导频引入的信噪比损失,编码辅助相位同步算法可获得约0.7~0.9 dB的信噪比增益.
English Summary:
In this paper, a novel code-aided maximum-likelihood (ML) carrier phase synchronization algorithm was introduced. The mean square error (MSE) of the phase estimation and the impact to the bit error rate (BER) performances were evaluated via simulations. An embedded structure of LDPC code-aided carrier phase synchronization algorithm was proposed based on FPGA to enable joint iteration between phase synchronization and decoding, to reducing the complexity and delay of the algorithm. The algorithm was implemented based on Xilinx Kintex-7 FPGA platform. The test results show that the BER performances of the proposed algorithm are very close to that of the ideal synchronization scenarios. The proposed algorithm outperforms the data-aided algorithm, it can achieve about 0.7~0.9 dB SNR gap.
查看全文查看/发表评论下载PDF阅读器
相关话题/信息 北京理工大学 北京 电子 设计