删除或更新信息,请邮件至freekaoyan#163.com(#换成@)

一种动态可配置二维CFAR处理器的设计与实现

本站小编 Free考研考试/2021-12-21

本文二维码信息
二维码(扫一下试试看!)
一种动态可配置二维CFAR处理器的设计与实现
Design and Implementation of a Runtime-Configurable Two-Dimensional CFAR Processor
投稿时间:2018-12-19
DOI:10.15918/j.tbit1001-0645.2018.517
中文关键词:雷达目标检测二维恒虚警现场可编程逻辑门阵列动态可配置
English Keywords:radar target detectiontwo-dimensional constant false alarm ratefield programmable gate array (FPGA)runtime-configurable
基金项目:
作者单位E-mail
高巍北京理工大学 信息与电子学院, 北京 100081
杨昊北京理工大学 信息与电子学院, 北京 100081
蒋荣堃北京理工大学 信息与电子学院, 北京 100081
谢芳北京理工大学 信息与电子学院, 北京 100081
周哲北京理工大学 信息与电子学院, 北京 100081
王晓华北京理工大学 信息与电子学院, 北京 100081xh_wong@bit.edu.cn
摘要点击次数:1646
全文下载次数:1771
中文摘要:
为实现多场景下二维恒虚警(CFAR)算法的硬件加速,提出了一种基于FPGA平台的动态可配置二维CFAR处理器实现结构.该处理器实现了单元平均(CA)、最大选择(GO)、最小选择(SO)及有序统计(OS)4种二维矩形窗检测器的流水运算.通过参数的控制,该处理器支持参考窗尺寸、保护窗尺寸及检测器类型等可配置.对于256×512点二维检测数据,该处理器各检测器的运算时间均小于3 ms,检测门限相对误差不超过0.1%.验证结果表明该处理器能较好地完成雷达二维检测数据的恒虚警检测工作.
English Summary:
A hardware architecture of runtime-configurable two-dimensional constant false alarm rate (CFAR) processor was proposed based on FPGA to improve the algorithm speed for multi-scenario. This processor was designed to implement four pipeline architecture operations, cell averaging (CA), greatest of (GO), smallest of (SO) and ordered statistics (OS), for two-dimensional rectangular window (2D-RW) detectors. Also, controlling correlative parameters, this processor could make the reference window size, guard window size and detector type configurable. Test results show that, for 256×512 points data, the computation time of each detector in the processor is less than 3ms, and the relative error of detection threshold is no more than 0.1%, validating its better detection ability for two-dimensional radar data.
查看全文查看/发表评论下载PDF阅读器
相关话题/信息 北京 北京理工大学 电子 设计