删除或更新信息,请邮件至freekaoyan#163.com(#换成@)

中国科学院大学研究生导师简介-黄水龙

中国科学院大学 免费考研网/2016-05-09

1、招生信息2、教育背景3、工作经历4、教授课程5、专利与奖励6、出版信息7、科研活动8、合作情况9、指导学生
基本信息
黄水龙 男 硕导 中国科学院微电子研究所
电子邮件: huangshuilong@ime.ac.cn
通信地址: 北京市朝阳区北土城西路3号
邮政编码: 100029
研究领域
招生信息

招生专业080903


招生方向射频、微波器件与电路集成技术

教育背景2002-09--2007-07 清华大学 博士
1999-09--2002-07 华中科技大学 硕士
1994-09--1998-07 南京航空航天大学 学士


学历

学位
工作经历

工作简历2007-07~现在, 中国科学院微电子研究所, 副研究员
2002-09~2007-07,清华大学, 博士
1999-09~2002-07,华中科技大学, 硕士
1998-07~1999-08,湖北武汉181厂, 技术员
1994-09~1998-07,南京航空航天大学, 学士


社会兼职
教授课程
专利与奖励

奖励信息

专利成果( 1 )一种锁相环频率综合器,2012,第 1 作者,专利号: **9.0
( 2 )一种ΣΔ分数锁相环改良结构,2012,第 1 作者,专利号: **4.3
( 3 )可实现频段选择的自校正锁相环频率综合器,2012,第 1 作者,专利号: **3.4
( 4 )一种用于减少ΣΔ调制器量化噪声的分数锁相环结构,2012,第 1 作者,专利号: **4.0

出版信息

发表论文(1) 应用于射频收发机的低功耗频率综合器, 微电子学, 2012, 第 2 作者
(2) 一种基于新型电容阵列的数控晶体振荡器, 微电子学, 2011, 第 2 作者
(3) A fractional spur suppression technique in the fractional-N frequency synthesizer, Analog Integrated Circuits and Signal Processing, 2010, 第 1 作者
(4) A process-insensitive thermal protectionCircuit, Journal of Semiconductors,, Journal of Semiconductors, 2010, 第 3 作者
(5) A wideband frequency synthesizer for a receiver application at multiple frequencies, Journal of Semiconductors, 2010, 第 2 作者
(6) A 1.8-2.6 GHz CMOS VCO with switched capacitor array and switched inductor array, Journal of Semiconductors, 2010, 第 2 作者
(7) A 1.8-2.6 GHz CMOS VCO with switched capacitor array and switched inductor array, Journal of Semiconductors, 2010, 第 2 作者
(8) Behavioral modeling and simulation of fractional-N frequency synthesizer, Analog Integrated Circuits and Signal Processing, 2009, 第 1 作者
(9) System design consideration of highly-integrated ΣΔ fractional-n frequency synthesizer, Journal of Circuits, Systems, and Computers, 2008, 第 1 作者
(10) Phase self-calibrated scheme for zero-IF receiver, Analog Integrated Circuits and Signal Processing, 2007, 第 1 作者
(11) An improved charge-averaging charge-pump scheme, ,Analog Integrated Circuits and Signal Processing, 2007, 第 1 作者
(12) A dual-slope PFD/CP frequency synthesizer architecture with adaptive self-tuning algorithm, IEEE integrated Symposium on Circuit and Systems, 2007, 第 1 作者


发表著作( 1 )基于标准CMOS工艺的低功耗射频电路设计, LowPowerRF Circuit Design in Standard CMOS Technology, 国防科技出版社, 2013-12, 第 1 作者

科研活动

科研项目( 1 )TD-LTE面向商用终端射频芯片研发子项目, 主持, 国家级, 2010-01--2013-06
( 2 )TD-LTE-Advanced终端射频芯片工程样品研发(2012ZX**)子项目, 主持, 国家级, 2012-01--2014-12
( 3 )TD-LTE多频射频商用芯片研发子项目(2013ZX**), 主持, 国家级, 2013-01--2015-12
( 4 )自主IP核在SoC芯片中的批量应用(射频)(2013ZX**-013), 主持, 国家级, 2013-01--2015-01
( 5 )40nm高性能ADC IP研发, 主持, 国家级, 2013-01--2015-12
( 6 )射频IP委托开发, 主持, 研究所(学校), 2013-01--2013-12


参与会议
合作情况

项目协作单位
指导学生

相关话题/奖励 综合 信息 华中科技大学 博士