虚拟仪器硬件平台控制芯片CPLD实现
外文标题 | Implementation of a Controlling Chip for Virtual Instruments by CPLD |
文献类型 | 期刊 |
作者 | 杨思远[1];潘仲英[2];林萍实[3] |
机构 | [1]北京航空航天大学,北京航空航天大学,北京航空航天大学, [2]北京航空航天大学,北京航空航天大学,北京航空航天大学, [3]北京航空航天大学,北京航空航天大学,北京航空航天大学, ↓ |
来源信息 | 年:2002期:6页码范围:39-40 |
期刊信息 | 电子测量技术ISSN:1002-7300 |
关键词 | 虚拟仪器 VerilogHDL CPLD 增强型并口EPP |
摘要 | 提出了一种虚拟仪器硬件平台控制芯片的设计方法和硬件软件化的设计思路,用Verilog HDL硬件描述语言进行设计,用EDA工具进行综合和仿真,在单片CPLD上实现了虚拟仪器硬件平台的控制和EPP并口通信的功能. |
链接地址 | http://d.g.wanfangdata.com.cn/Periodical_dzcljs200206022.aspx |
DOI | 10.3969/j.issn.1002-7300.2002.06.022 |
全文
影响因子:
dc:title:虚拟仪器硬件平台控制芯片CPLD实现
dc:creator:杨思远;潘仲英;林萍实
dc:date: publishDate:2002-12-15
dc:type:期刊
dc:format: Media:电子测量技术
dc:identifier: LnterrelatedLiterature:电子测量技术.2002,39-40.
dc:identifier:DOI:10.3969/j.issn.1002-7300.2002.06.022
dc: identifier:ISBN:1002-7300