删除或更新信息,请邮件至freekaoyan#163.com(#换成@)

天津大学计算机科学与技术学院研究生导师简介-郭炜

天津大学 免费考研网/2016-02-03

 

个人简介 English

姓名

郭炜
职称 研究员
地址 天津大学北洋园校区55楼B420室
电子邮箱 weiguo@tju.edu.cn
主要学历及工作简历

1982年获大连海事大学电子工程学学士学位。

1991年获美国获路易斯安娜州立大学电子工程学硕士学位。

1991年至2003年,任职于Motorola芯片设计部。曾任首席主任工程师(Principal Staff Engineer ),研发项目经理。负责过多个大型SoC项目的研发,如: DragonBall MX1, Onyx DSP56364 等, 广泛用于手机、高级音响等设备中。

2003年8月至2007年9月,任上海交通大学研究员。主要负责:集成电路设计相关课程的建设与讲授;科研项目的研发以及产业化开拓。2005年获上海交大思源优秀教师奖。2006年秋作为上海交大互换教授前往法国高矿大学讲授SOC设计方法与实现课程。

2007年10月至今,任天津大学计算机科学与技术学院研究员,硕士生导师。现任计算机工程系系主任,VLSI设计与应用研究所 主任。


主要研究方向

计算机系统结构、嵌入式系统、SoC设计、安全处理器、密码电路与密码分析
主要学术兼职



中国计算机学会计算机工程与工艺专委会委员

中国密码学会密码芯片专委会委员
主要教授课程
VLSI系统设计

计算机设计与调试

SoC设计
主要研究项目

在研究项目:

国家工业和信息化部项目:面向物联网传感器节点的信息安全嵌入式系统芯片及其方案的研发

天津市自然科学基金: 高可信密码片上系统的关键技术研究

中国科学院计算机体系结构国重实验室开放课题基金: 面向云计算服务器的高可信安全处理器新型体系结构的研究

苏州国芯半导体有限公司项目:C*Core处理器的ESL建模研究与实现

国家自然科学基金项目:基于可配置处理器的Ray-Tracing算法专用硬件体系结构的研究


代表性论著


《SoC设计方法与实现》,电子工业出版社,2007年6月。"十一五"国家级规划教材,2008年教育部普通高等教育精品教材。第二版,电子工业出版社,2011年8月。

《SoC嵌入式系統晶片設計 ─ 從理論邁向實務》,(台湾)博硕出版,2008年05月。海外发行。

Guo W, Ri K H, Cui L, et al. An Area-Efficient Unified Architecture for Multi-Functional Double-Precision Floating-Point Computation[J]. Journal of Circuits, Systems and Computers, 2015, 24(10): **.(SCI)

Jingwei Hu, Wei Guo, Jizeng Wei, Ray C.C. Cheung, Fast Inversion Architectures over GF(2m) Using Modified Itoh-Tsujii Algorithms,to appear in IEEE Transactions on Circuits and Systems II: Express Briefs. Published online,DOI 10.1109/TCSII.2014.**, Jan. 2015. (SCI)

Jizeng Wei, Xulong Liu, Hao Liu, Wei Guo, A low-time-complexity and secure dual-field scalar multiplication based on co-Z protected NAF, IEICE Electronics Express, Vol.11, No.11, 1-12, 2014 (SCI)

丁兆晶, 姚晓旭, 魏继增, 顾海华, 郭炜. 针对双线性对密码算法的分支故障攻击. 密码学报, 2014,1(3): 268–278.

Ya Tan, Jizeng Wei, Wei Guo,The Micro-architectural Support Countermeasures Against the Branch Prediction Analysis Attack,International Conference on Trust, Security and Privacy in Computing and Communications (TrustCom-14), Beijing, China,September, 2014 (EI)

赵福发,郭炜,魏继增,一种基于PowerPC的安全SoC设计, 计算机工程与科学,第36卷第12期2014年12月, Vol. 36, No. 12, Dec. 2014

Zhaojing Ding, Wei Guo, Liangjian Su, Jizeng Wei and Haihua Gu, Further Research on N-1 Attack Against Exponentiation Algorithms, "Information Security and Privacy," Proceedings of the 19th Australian Conference on Information Security and Privacy (ACISP 2014), Wollongong, Australia, July 7-9, Lecture Notes in Computer Science, 8544, Springer, pp.162-175, 2014 (EI)

Jingwei Hu, Wei Guo, Jizeng Wei, and Ray C.C. Cheung,A scalable RNS Montgomery multiplier over F2m,IEICE Electronics Express, Vol.10, No.23, 1–12, 2013 (SCI)

Wei Guo, Jingwei Hu, Jizeng Wei,A TTA-like Processor for Fast RSA Key Generation Using RNS ,Journal of Computers, Vol 8, No 1 (2013), 33-40, Jan 2013

Yisong Chang, Jizeng Wei, Wei Guo, Jizhou Sun, A High Performance, Area Efficient TTA-like Vertex Shader Architecture with Optimized Floating Point Arithmetic Unit for Embedded Graphics Applications, Microprocessors and Microsystems,Volume 37, Issues 6–7, August–October 2013, Pages 725–738. (SCI)

Yisong Chang, Jizeng Wei, Guoyu Zhao, Wei Guo, A Novel Architecture of Special Arithmetic Function Unit for Area-Efficient Programmable Vertex Shader, Chinese Journal of Electronics, 22(3), pp.483-488, July 2013. (SCI)

Wei Guo, Yanling Liu, Songhui Bai, Jizeng Wei, Dazhi Sun, Hardware Architecture for RSA Cryptography Based on Residue Number System, Transactions of Tianjin University, 2012, Val. 18, No. 4

Jingwei Hu,Wei Guo,Jizeng Wei,Yisong Chang,Dazhi Sun.A Novel Architecture for Fast RSA Key Generation Based on RNS, the Fourth International Symposium onParallel Architectures, Algorithms and Programming (PAAP), 2011, pp.345-349

Hao Liu, Wei Guo, Chao Lu, Jizeng Wei, An Efficient Stereoscopic Game Conversion System for Embedded Platform, IEEE International Conference on Embedded Software and Systems (ICESS), November, 2011, pp. 1235-1240

Bing Liu, Jizeng Wei, Shaofei Shi, Yisong Chang, Wei Guo, An Optimized Hardware Design for Stereoscopic Image Generation Based on Depth Image, IEEE International MidWest Symposium on Circuits and Systems (MWSCAS), 2011, pp. 1-4.

Jizeng Wei, Yisong Chang, Wei Guo, Jizhou Sun, An Optimized TTA-like Vertex Shader Datapath for Embedded 3D Graphics Processing Unit, IFIP/IEEE 19th International Conference on Very Large Scale Integration (VLSI-SoC), 2011, pp. 188-191.

Wei Guo, Jizeng Wei, Zijiao Ma, Zhenghua Wang, Zhuangli Liu, Hybrid System Level Modeling and Implementation of Configurable Processor for SoC, Chinese Journal of Electronics, 2010, Vol.2, pp. 237-240.

Jiao Su, Wei Guo, Jizeng Wei, Shaofei Shi, Bin Jiang,Transaction Level Modeling Tradeoff on Accuracy and Speed: A Case Study,International Conference on Computer Design and Applications, 2010, pp. V 14-28.

Songyan Zhong, Jizeng Wei, Wei Guo, Zhenghua Wang,Instruction Scheduling Using Genetic Algorithm with Taboo Search for TTA-like Processors,International Conference on Computer Design and Applications, 2010, pp. II 413-417.

中国专利: ZL **2.8 郭炜,周红月,魏继增等,“嵌入式微处理器的周期精确/位精确系统级模型”,2013.2.6

中国专利:ZL **.X 郭炜,白松辉,苏蛟等,“基于余数系统的RSA密码协处理器”,2013.8.7

中国专利:ZL**2.6 魏继增,郭炜,史再峰等,“基于可配置处理器的编译器系统”,2013.9.11


 

 

相关话题/计算机