葛晨阳 副教授 博士生导师
研究方向:计算视觉、三维感知、SoC 设计
主要经历
2002年至今在西安交通大学人工智能与机器人研究所(视觉信息处理与应用国家工程实验室)工作。
2002~2010年主持研制数字电视后处理系列芯片,并实现该系列芯片的产业化应用和技术成果转化;
2011年主持研制国内第一颗面向头戴式VR显示的高清立体显示处理芯片HMD100;
2015年主持研制高精度三维深度感知芯片IVP1000及其3D深度相机;
2007年获得国家技术发明二等奖1项(第二完成人;
累计申报中国发明专利近50项(已授权30多项),获集成电路布图设计保护5项;
发表SCI/EI论文近10篇;
在研课题:国家自然科学基金面上项目1项、国家科学仪器专项项目1项(基金委)。
教育经历
1995年9月~1999年7月:西安交通大学电气学院自动化专业,获学士学位;
1999年9月~2002年7月:西安交通大学电信学院模式识别与智能系统专业,获硕士学位;
2002年12月~至今:西安交通大学SoC设计中心工作;
2005年9月~2009年12月:西安交通大学控制科学与工程学科,获博士学位;
2006年6月~2006年9月:曾在欧洲比利时IMEC研究中心学习;
2013年6月 ~ 2014年6月:在美国斯蒂文斯理工学院做访问****。
博士生/硕士生招生方向
1.微电子与固体电子学(超大规模集成电路设计方向)
2.模式识别与智能系统(计算视频与数字电视方向)
联系方式
陕西省西安市咸宁西路28号,西安交通大学,710049
tel:**
email:cyge@mail.xjtu.edu.cn
http://cyge.gr.xjtu.edu.cn
xinxi - 葛 晨阳基本信息
葛晨阳 副教授 博士生导师
研究方向:计算视觉、三维感知、SoC 设计
主要经历
2002年至今在西安交通大学人工智能与机器人研究所(视觉信息处理与应用国家工程实验室)工作。
2002~2010年主持研制数字电视后处理系列芯片,并实现该系列芯片的产业化应用和技术成果转化;
2011年主持研制国内第一颗面向头戴式VR显示的高清立体显示处理芯片HMD100;
2015年主持研制高精度三维深度感知芯片IVP1000及其3D深度相机;
2007年获得国家技术发明二等奖1项(第二完成人;
累计申报中国发明专利近50项(已授权30多项),获集成电路布图设计保护5项;
发表SCI/EI论文近10篇;
在研课题:国家自然科学基金面上项目1项、国家科学仪器专项项目1项(基金委)。
教育经历
1995年9月~1999年7月:西安交通大学电气学院自动化专业,获学士学位;
1999年9月~2002年7月:西安交通大学电信学院模式识别与智能系统专业,获硕士学位;
2002年12月~至今:西安交通大学SoC设计中心工作;
2005年9月~2009年12月:西安交通大学控制科学与工程学科,获博士学位;
2006年6月~2006年9月:曾在欧洲比利时IMEC研究中心学习;
2013年6月 ~ 2014年6月:在美国斯蒂文斯理工学院做访问****。
博士生/硕士生招生方向
1.微电子与固体电子学(超大规模集成电路设计方向)
2.模式识别与智能系统(计算视频与数字电视方向)
联系方式
陕西省西安市咸宁西路28号,西安交通大学,710049
tel:**
email:cyge@mail.xjtu.edu.cn
http://cyge.gr.xjtu.edu.cn
keyan - 葛 晨阳研究领域
1)数字电视SoC芯片设计
简介:该芯片是新型平板显示器件、数字电视一体机的核心芯片
2)头戴式立体显示处理芯片设计
简介:该芯片是头戴式显示装置(HMD)的核心芯片,具备双目立体显示功能
3)三维深度感知芯片及3D深度相机开发
研究队伍
所在学科:“模式识别与智能系统”、“微电子学与固体电子学”均为国家重点学科。
科研项目
没有找到条目。
项目编号项目名称项目来源起讫时间承担角色项目类别
2009AA01Z307 轻便型大视场头戴式显示装置的研究与开发 “863”高科技项目 2009-1~ 负责人 纵向项目
国家发改委2005年信息产业化专项 数字高清晰度电视视频处理芯片的产业化 国家攻关项目 2006-1~2008-10 负责人 纵向项目
2005AA1Z1100 视频扫描格式转换芯片开发(滚动支持) “863”高科技项目 2005-1~2005-12 负责人 纵向项目
2003AA1Z1330 视频扫描格式转换芯片开发2 “863”高科技项目 2003-7~2005-10 负责人 纵向项目
奖项
没有找到条目。
奖项名称获奖年份奖项类型奖项等级申报部门
数字视频时-空自适应关键技术及应用(第二完成人) 2007 国家技术发明奖 二等奖 西安交通大学
数字视频扫描格式转换与处理专用集成电路(第四完成人) 2004 省部级科技成果奖 一等奖 西安交通大学
Chenyang Ge Website - 葛 晨阳Basic Information
Chenyang Ge
Associate Professor, Born in Jul.1977
DTV、New Display Processing、Vision
VLSI、SoC
Contact
SoC Design Center
Xi’an Jiaotong University
28 Xianning West Street, Xi’an, 710049 CHINA
+86-
cyge@mail.xjtu.edu.cn
http://cyge.gr.xjtu.edu.cn
Team
Academic Discipline:
1) Pattern Recognition and Intelligent system(National Key Academic Discipline)
2) Microelectronic and Solid State Electronic (National Key Academic Discipline)
DTV Group:
The group is composed by young teachers,masters and Ph.D, has set up since 1994.
Awards
National Technology Invention Award of China, the Second Prize. Nanning Zheng, Chenyang Ge, Hongbin Sun, Jianru Xue, Jizhong Zhao, Dong Wang. 2007.
Ministry of Education of China for New Century Excellence Talent, 2010.
Province Young Science and Technology Award of Shannxi, the Eighth Session. Chenyang Ge. 2010.
Education
Sep.2005-Dec.2009. Xi’an Jiaotong University Xi’an, China. Ph. D., Control Science and Engineering
Sep.1999-July.2002. Xi’an Jiaotong University Xi’an, China M.S., Pattern Recognition and Intelligence System
Sep.1995-July.1999. Xi’an Jiaotong University Xi’an, China B.S., Electrical Engineering
Jun.2006-Sep.2006. IMEC Research Center Leuven, Belgium, Micro-electronic Training
Research Field
1.Digital TV Chip (3DTV)
Digital TV Chips are used in all kinds of digital TV, such as CRT, LCD, PDP and OLED, are used to connect between flat display component and various signal sources. The main functional blocks include AFE, analog video decoder (2D/3D adaptive comb filter), de-interlacing, frame rate up conversion, 3D adaptive denoise, adaptive motion compensation desawtooth, film pattern detection, scaler, smart image improvement, graphics OSD and MCU. The chip can reduce large screen flicker and cross-color, improve the quality and subjective definition of TV.
2.High-definition 3D Display Processing Chip for HMD
The chip has the ability to display 3D images for the CVBS, YPbPr or VGA stereo signals, supporting 1080P. It can be used in 3DTV, Head Mounted Display (HMD), micro-projector and so on. It is implemented by a pipeline architecture and includes the functional blocks such as PAL/NTSC decoder (2D/3D adaptive comb filter), 150Msps/ 10bits AFE, 120Hz format converter, video scaling double-engine, smart image improvement, 3D display controller and on-screen display (OSD).
3.LED Display Control Technology and Its Embedded Application
LED display control technology is used to control the large screen LED color display panels. And also, we use it to control the back-light of LED-TV, can reduce the TV energy cost adaptively with the different picture.We designan embedded LED product (LED Lantern). It can display the color image and text dynamically with the connection between modern lighting technology and
CES 2011
4.Stereo Vision Chip
Project experience
National Science and Technology Important Specific Projects of China. “Development and Industrialization of Digital TV SoC Chip”. Principal Investigator. Jan.2009-Dec.2012.
National Development and Reform Commission Industrial Projects of China. “Research and Development of Digital HDTV Video Processing Chip”. Principal Investigator. Mar. 2007-Oct.2009.
National High Technology Research and Development Program of China (863 Virtual Reality). “Research and Development of Wide Field View of Head Mounted Display”. Principal Investigator. Jan.2009-Dec.2010.
National High Technology Research and Development Program of China (863 VLSI). “Research and Development of Heterogeneous Multi-core Media Processor”. Principal Investigator. May.2005-Oct.2007.
National High Technology Research and Development Program of China (863 VLSI). “Development of Video Scan Format Conversion Chip”. Principal Investigator. March.2003-May.2005.
Ministry of Education for New Century Excellence Talent Supporting Program. Principal Investigator. Jan.2011-Dec.2013.
Changhong Company Research Project. “Video Scaler IP Core”. Principal Investigator. June.2007 -May.2008.
Published Papers
Chenyang Ge, Nanning Zheng. “VLSI Design on 3D Display Processing Chip for Binocular Stereo Displays”. High Technology Letters. 16(3): 288-230, 2010.
Chenyang Ge, Nanning Zheng, Kuizhi Mei, Jizhong Zhao. “VLSI Design on 3D Display Processing Chip for Head-Mounted Display”. IEEE Consumer Electronics Society’s Games Innovation Conference 2009 (ICE-GIC 09).
Chenyang Ge, Nanning Zheng, Pengju Ren, Yao Feng. “Design and Implement of Flat Panel TV Digital Video Post-process Chip”. Journal of Xi’an Jiaotong University. 42(10): 1285-1289, Oct.2008.
Chenyang Ge, Nanning Zheng, Pengju Ren. "VLSI Design of Image Scaling IP Core Based on Mixed Interpolation Algorithm". Journal of Xi'an Electronic and Technology University. 37(1): 158-162, 2010.
Chenyang Ge, Chao Zhang. "Research and Develop of Flat Panel TV Image Improving IP Core". Electronic Device. 31(5): 1413-1416, 2008.
Chenyang Ge, Nanning Zheng, Dong Wang. Design and Implement of Flat Panel TV Digital Video Post-process Chip. 2008 International Symposium on Artificial Intelligence and Affective Computing (AIAC-08), 2008: 12-19.
Zuoxun Hou, Chenyang Ge, Wenzhe Zhao. “Design and Implementation of High- performance Video Processor for Head-mounted Displays”. IEEE 3DTV Conference, The True Vision - Capture, Transmission and Display of 3D Video (3DTV-CON), 2011.
Longjun Liu, Chenyang Ge. “Spatio-temporal Adaptive 2D to 3D Video Conversion for 3DTV”. IEEE International Conference on Consumer Electronics (ICCE), 2012.
Ruijie Xiao, Chenyang Ge, Bo Liu. “De-interlacing with Motion Compensation and Edge-Dependent Interpolation in Complement Using Judder Pattern”. IEEE International Conference on Consumer Electronics (ICCE), 2005.