删除或更新信息,请邮件至freekaoyan#163.com(#换成@)

哈尔滨工程大学计算机学院、保密学院、软件学院研究生考研导师简介-吴艳霞

本站小编 Free考研网/2019-05-26

吴艳霞部门:计算机学院、保密学院、软件学院

学科:计算机科学与技术

职务:

职称:副教授

指导
资格:博士生导师
电话:**

传真:

邮箱:wuyanxia@hrbeu.edu.cn

邮编:150001

地址:哈尔滨工程大学21号楼
个人简介
吴艳霞,女,1979年出生,副教授,博士生导师,工学博士,计算机体系结构专委会委员。
招生专业:计算机科学与技术、软件工程(硕士)
研究方向:目前主要从事嵌入式系统、可重构计算、编译技术、大数据处理相关的工作。
业绩成果:多年来一直同Intel公司、中科院计算所、中科院软件所等单位合作,积极选派研究生到Intel研究中心、中法联合实验室、中科院计算所等机构实习。目前主要从事嵌入式系统、可重构计算、编译技术、车载物联网及大数据处理相关的工作。先后发表学术论文70余篇,其中30余篇被SCI、EI检索,申请或联合申请发明专利15项,其中己授权5项,编写出版教材2部、编著2部。作为项目负责人主持承担了国家重点研发计划课题、“核高基”子课题、国家自然科学基金、中国博士后基金、省自然科学基金、国防基础研究子课题、intel公司大学合作计划等各类科研项目40余项,获省部级科技进步三等奖1项,教授课程被评为“教育部-intel”部级精品课,5次获学校教学奖励。


教育经历
2009/7 - 2012/01,哈尔滨工程大学,信息与通信工程博士后流动站,博士后
2004/9 - 2008/11,哈尔滨工程大学,计算机系统结构,博士
2002/9 - 2005/03,哈尔滨工程大学,计算机应用技术,硕士
1998/9 - 2002/07,哈尔滨工程大学,计算机软件与理论,学士


工作经历
2011/07 - 至今, 哈尔滨工程大学,计算机科学与技术学院,副教授
2007/09 - 2011/06,哈尔滨工程大学,计算机科学与技术学院,讲师
2005/04 - 2007/08,哈尔滨工程大学,计算机科学与技术学院,助教

研究方向
嵌入式系统,可重构编译

承担项目
1.工信部重大专项,“数值水池”标准制定及集成,2015/12-2019/12,在研,参加。
2. 国家重点研发计划项目子课题,基于数据流的大数据分析系统,2016/07-2019/07,在研,项目负责人。
3. 哈尔滨威帝股份有限公司,基于桌面的管理系统软件,2016/04-2018/03,在研,项目负责人。
4.“核高基”子项目,Android源码函数调用关系分析工具研发,2015/04-2016/03,已结题,项目负责人。
5.“核高基”子项目,ART运行环境分析及相关工具研发,2015/04-2016/04,已结题,项目负责人。
6. 中央高校自由探索项目,HEUCF100606,面向车载物联网感知层安全威胁关键技术研究,2015/1-2016/1,已结题,项目负责人。
7. 中央高校自由探索项目,HEUCF100606,面向车载物联网安全运营的核心关键技术研究,2014/1-2015/1,已结题,项目负责人。
8. 计算机体系结构国家重点实验室开放课题,CARCH201301,面向FPGA硬件设计的循环特征提取技术研究,2013/11-2015/10,在研,项目负责人。
9. Intel 公司合作项目,X86 based optimization on LLVM,2013/6-2015/6,在研,项目负责人。
10.中央高校自由探索项目,HEUCF100606,Android Dalvik 虚拟机硬件加速系统研究,2013/1-2014/1,已结题,项目负责人。
11.“核高基”子项目,2012ZX01039-004-08-3,Android Dalvik 虚拟机、C 运行库及其他函数库分析,2012/10-2013/6,已结题,参加。
12.博士后科研启动金,LBH-Q12134,面向 CPU-FPGA 架构的循环流水编译技术研究,2012/10-2014/12,省博士后科研启动金,已结题,项目负责人
13. 国家自然科学基金青年基金,**,面向基于 FPGA 的细粒度可重构混合系统的编译技术研究,2011/01-2013/12,已结题,项目负责人。
14. 黑龙江省青年科学基金,QC**,面向细粒度可重构结构的编译关键技术研究,2011/01-2013/12,已结题,项目负责人。
15. Intel 公司合作项目,Research of Trusted Computing Module Virtualization under Pre-boot Environment,2011/06-2012/09,已结题,项目负责人。
16. 中国博士后基金,**,面向细粒度可重构混合系统的编译技术研究,2010/06-2011/12,已结题,项目负责人。
17. Intel 公司合作项目,Architectural Research on Re-Configurable Computing Elements for Heterogeneous Many-Core,2007/03-2008/11,已结题,项目负责人。
18. 国防“十一五”基础研究项目子课题,基于“龙芯2号”CPU 的安全编译器,2006/11-2007/06,已结题,项目负责人。


学术交流
招生信息
本科生授课课程
计算机体系结构课 必修 48学时
汇编语言程序设计 任选 36学时
多核程序设计 任选 32学时
研究生授课课程
实践性教学
教学研究课题
社会兼职
计算机体系结构专委会委员


专利成果
[1]吴艳霞,孙彬,姬翔,卢文祥,王胜.一种基于马尔科夫链的入侵检测方法,申请号:**6.0
[2]吴艳霞,孙彬,王彦璋.一种基于软件聚类的源码功能搜索方法,申请号:**0.7
[3]吴艳霞,郭振华,张国印,谢东良.一种可重构编译器中循环流水迭代间启动间距优化方法,申请号:CN**6.8
[4]吴艳霞,郭振华,张国印,谢东良.一种可重构编译器中循环流水迭代间启动间距自动分析方法,申请号:CN**0.4
[5]吴艳霞,郭振华,张国印,谢东良.一种面向类仿射数组下标应用的参数化并行存储结构模版,申请号:CN**5.5
[6]吴艳霞,陈希,谢东良,戴葵,王彦璋,孙颖.一种在OpenSSL中应用SM2椭圆曲线算法进行加密的方法,申请号:CN**7.2
[7]吴艳霞,张国印,谢东良,许圣明,王彦彰.一种基于Dalvik虚拟机JNI机制中接口函数性能优化方法,申请号:CN**6.4
[8]吴艳霞,顾国昌,温源,王吉发.面向正则表达式的多模式匹配的硬件引擎结构,授权号:ZL **3.X
[9]吴艳霞,顾国昌,沈晶,刘海波,王克慧.面向嵌入式微处理器的软硬结合控制流检测方法,申请号:CN**4.5


出版著作
[1]张国印,吴艳霞. 《Android Dalvik虚拟机结构及机制剖析——第1卷 Dalvik虚拟机结构剖析》, 清华大学出版社, ISBN:978-7-302-36103-9
[2]吴艳霞,张国印. 《Android Dalvik虚拟机结构及机制剖析——第2卷 Dalvik虚拟机各模块机制分析》,清华大学出版社,ISBN:978-7-302-36108-4


发表论文
[1] 郭振华,吴艳霞,张国印,戴葵. 面向ASCRA的循环流水启动间距自动分析及优化, 计算机学报,2015
[2] 刘书勇,吴艳霞,张博为,张国印,戴葵. 基于可重构计算系统的矩阵三角化分解硬件并行结构研究, 电子学报,2014
[3] 郭振华, 吴艳霞*, 张国印, 戴葵, 面向 ASCRA 的循环流水启动间距自动分析及优化,2014 年全国高性能计算学术年会会议论文集 (CCF HPC China 2014) ,广州, 2014.11.6-8:47-56.
[4] 牛晓霞, 吴艳霞*, 朱若平, 顾国昌等. 基于多种硬件实现方式探索的软硬件划分算法,吉林大学学报(工学版), 2014, 4(44): 1088-1097. (EI: **629).
[5] 刘书勇, 林俊宇, 吴艳霞等. 基于子矩阵更新同一化并行算法的 FPGA 矩阵计算并行结构设计研究, 2014 中国计算机应用大会录用(推荐到清华大学学报发表).
[6] 李静梅, 王雪, 吴艳霞, 一种改进的优先级列表任务调度算法, 计算机科学, 2014,41(5):20-23.
[7] 李静梅, 张大虎, 吴艳霞, 孙传恒, 基于蚁群优化算法的异构多核线程调度方法, 计算机工程与设计, 2014, 35(6):1946-1950.
[8] Zhenhua Guo, Yanxia Wu*, Guoyin Zhang, Tianxiang Sui, An improved FPGAs-based Loop Pipeline Scheduling Algorithm for Reconfigurable Compiler, 10th International Symposium Advanced Parallel Processing Technologies (APPT 2013), LNCS 8299, pp.307-318. Stockholm, Sweden, August 2013. (EI: **439)
[9] Zhijian Lu, Yanxia Wu*, GuochangGu, Jingmei Li, Automatic Mapping of Nested Non-counting Loop onto FPGAs, Journal of Digital Content Technology and its Applications, 2013, 7(1):421-429. (EI:**616)
[10] 郭振华, 吴艳霞*, 张国印, 杨杰,顾国昌, 面向 C2VHDL 编译器的基本块级指针分析算法, 吉林大学学报(工学版), 2013, 43(2): 417-423.(EI: **693)
[11] 郭振华;吴艳霞;张国印;杨杰;顾国昌. 面向C2VHDL编译器的基本块级指针分析算法,吉林大学学报(工学版),2013
[12] Niu Xiaoxia, Wu Yanxia*, Zhang Bowei, Gu Guochang, Zhang Guoyin, Rapid FPGA-based delay estimation for the hardware/software partitioning, Journal of Networks, 2013, 8(5):1183-1190. ( EI: **504)
[13] Zhijian Lu, Yanxia Wu*, Zhenhua Guo, Guochang Gu, A Rotation-based Data Buffering Architecture for Convolution Filtering in a Field Programmable Gate Array, Journal of Computers. 2013, 8(6):1411-1416. (EI: **523)
[14] Wu Yanxia, Gu Guochang, Sun Yanteng, YangMin, Yang Jie, Niu Xiaoxia, Sun Lin, ASCRA:Application-Specific Compiler for Reconfigurable Architecture, 计算机科学与探索(中国计算机学会 2010 未来计算大会(CCF CFC'2010)录用), 2011, 5(3): 267-279.
[15] Niu Xiaoxia, Wu Yanxia*, Zhang Bowei, Gu Guochang, Zhang Guoyin, Auto Estimation Model of FPGA based Delay for the Hardware/Software Partitioning, Journal of Computational Information Systems, 2013, 9(17): 6767-6774. ( EI:**545)
[16] Niu Xiaoxia, Wu Yanxia*, Zhang Bowei, Gu Guochang, Zhang Guoyin, Improved FPGA-Based Area Estimation Method for Hardware/Software Partitioning, Journal of Convergence Information Technology, 2013, 8(4): 636-643.
[17] Zhijian Lu, Yanxia Wu*, Guochang Gu, A Computation and Storage Trade-Off in Mapping 2-D Convolution Networks on Field Programmable Gate Arrays, ICIC Express Letters, 2013, 7(8):2361-2367. (EI: **544)
[18] 李静梅, 金胜男, 基于异构多核处理器的静态任务调度研究, 计算机工程与设计, 2013,34(1): 178-184.
[19] 陆志坚, 吴艳霞*, 郭振华, 顾国昌, 基于脉动阵列的 HMMer 加速系统, 计算机工程与应用, 2013, 49(8):76-80.
[20] 张博为, 吴艳霞*, 孙霖, 顾国昌, 一种快速求解二值线性方程组的并行结构, 计算机工程. 2012, 38(11):281-286.
[21] Sun Lin, Wu Yanxia*, Zhang Bowei, Gu Guochang, RAM Access Optimization Strategy Oriented to Reconfigurable Compiling Technique, International Journal of Advancements in Computing Technology, 2012, 4(20): 479-486. (EI: **811)
[22] Zhijian Lu, Yanxia Wu*, Zhenhua Guo, Guochang Gu, Scheduling Algorithms for Compiler of Loop Pipelining Designs on FPGAs, International Journal of Advancements in Computing Technology, 2012, 4(23):67-78. (EI:**986)
[23] 牛晓霞, 吴艳霞*, 顾国昌, 张博为, 李静梅, 基于edge profiling的循环运行时信息分析方法, 计算机工程与应用, 2012, 48(29): 8-12.
[24] 郭振华, 吴艳霞*, 张国印, 陆志坚, 牛晓霞, 一种改进 ASAP 调度的流水线自动划分算法, 计算机科学(计算机体系结构学术年会(ACA 2012)录用), 2012, Vol.39(11):89-93.
[25] 杨敏, 吴艳霞*, 顾国昌, 孙延腾, 面向可重构编译技术的 RAM 访问优化算法, 计算机工程, 2011, 37(2):284-289.
[26] Wu Yanxia, Gu Guochang, Sun Yanteng, Yang Min, Yang Jie, Niu Xiaoxia, Sun Lin. ASCRA: Application-Specific Compiler for Reconfigurable Architecture, 计算机科学与探索,2011
[27] 吴艳霞,顾国昌,戴葵,刘海波,沈晶.汇编级软硬结合的控制流检测方法, 计算机研究与发展,2010
[28] 吴艳霞,顾国昌,戴葵,沈晶,刘海波.基于签名的控制流错误检测算法检测能力的验证模型, 宇航学报,2010

荣誉
师德师风先进个人,2016
奖励
吴艳霞,张国印,刘海波,李静梅,郭振华,沈晶,刘书勇. 面向CPU-FPGA异构体系的自动化编译平台,2015,黑龙江省人民政府,黑龙江省科学技术进步奖三等奖



自定义模块1



自定义模块2



自定义模块3





相关话题/计算机 结构 哈尔滨工程大学 系统 优化