FPGA异构加速卡电源完整性分析
杨正1,2, 阚宏伟1, 刘铁军1, 张闯11. 浪潮集团有限公司 体系结构研究部, 济南 250000;
2. 浪潮集团有限公司 高效能服务器和存储技术国家重点实验室, 北京 100085
收稿日期:
2017-12-23出版日期:
2018-08-28发布日期:
2018-10-09作者简介:
杨正(1989-),女,博士,研究员,E-mail:yang.zheng@inspur.com.Power Integrity Analysis of FPGA Heterogeneous Accelerate Board
YANG Zheng1,2, KAN Hong-wei1, LIU Tie-jun1, ZHANG Chuang11. Architecture Research Department, Inspur Group Company Limited, Jinan 250000, China;
2. State Key Laboratory of High-End Server and Storage Technology, Inspur Group Company Limited, Beijing 100085, China
Received:
2017-12-23Online:
2018-08-28Published:
2018-10-09摘要/Abstract
摘要: 以现场可编程门阵列(FPGA)为核心构建了高性能、高密度异构加速卡.基于目标阻抗设计方法,对解耦电容和电路进行了交流和直流分析,并给出了电源完整性后仿结果,验证了该分析方法的有效性.最后给出了该FPGA异构加速卡在图像识别中的应用实例,并与中央处理器、图形处理器的性能作了对比.
中图分类号:
TN402
引用本文
杨正, 阚宏伟, 刘铁军, 张闯. FPGA异构加速卡电源完整性分析[J]. 北京邮电大学学报, 2018, 41(4): 76-80.
YANG Zheng, KAN Hong-wei, LIU Tie-jun, ZHANG Chuang. Power Integrity Analysis of FPGA Heterogeneous Accelerate Board[J]. JOURNAL OF BEIJING UNIVERSITY OF POSTS AND TELECOM, 2018, 41(4): 76-80.
PDF全文下载地址:
https://journal.bupt.edu.cn/CN/article/downloadArticleFile.do?attachType=PDF&id=3202